Logo ČVUT
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2024/2025

Elektronika

Přihlášení do KOSu pro zápis předmětu Zobrazit rozvrh
Kód Zakončení Kredity Rozsah Jazyk výuky
14ENIK KZ 4 2P+2C česky
Garant předmětu:
Vít Fábera
Přednášející:
Vít Fábera, Tomáš Musil
Cvičící:
Vít Fábera, Tomáš Musil
Předmět zajišťuje:
katedra aplikované informatiky v dopravě
Anotace:

Číslicová a analogová reprezentace, číselné soustavy, kombinační logické obvody, minimalizace pomocí map, realizace logických obvodů, sekvenční logické obvody, integrované obvody SSI - VLSI, komplexní logické obvody (kodéry, dekodéry, čítače), programovatelné obvody (FPGA, SoC), A/D a D/A převodníky, počítačové názvosloví, architektura počítačů, mikroprocesor, RISC, CISC, paměti, řadiče, jednočipové mikropočítače, sběrnice.

Požadavky:

14ZEL1, 14ZLEN

Osnova přednášek:

1. Číslicová a analogová reprezentace, číselné soustavy

2. Kombinační logické obvody, minimalizace pomocí map

3. Minimalizace pomocí map, realizace logických obvodů

4. Sekvenční logické obvody

5. Sekvenční logické obvody, konečné automaty

6. Kodéry, dekodéry, čítače, integrované obvody SSI - VLSI

7. Počítačové názvosloví, architektura počítačů, RISC, CISC

8. Mikroprocesor

9. Řadič, paměti

10. Jednočipové mikropočítače

11. Jednočipové mikropočítače, sběrnice

12. Programovatelné obvody

13. A/D a D/A převodníky

14. Rezerva

Osnova cvičení:

1. Číselné soustavy

2. Funkce kombinačních obvodů, mapy

3. Minimalizace pomocí map

4. Realizace kombinačních obvodů

5. 1. laboratorní cvičení: Kombinační logické obvody

6. Sekvenční logické obvody

7. Sekvenční logické obvody, konečné automaty

8. Zabezpečení komunikace - kódování

9. 2. laboratorní cvičení: Sekvenční logické obvody

10. Jednočipové mikropočítače – vývojové prostředí

11. 3. laboratorní cvičení: Jednočipové mikropočítače

12. Návrh do FPGA – ukázka, příprava na laboratorní cvičení

13. 4. laboratorní cvičení: Návrh logického obvodu do FPGA

14. Náhradní laboratorní cvičení

Cíle studia:

Získání a prohloubení znalostí z oblasti elektroniky (dle požadavků nařízení komise (ES) 2042/2003, modul 5) tak, aby student byl následně schopen porozumět základním principům číslicových obvodů v avionických systémech.

Studijní materiály:

Vysoký P., Fábera V.: Základy elektroniky (Studijní modul 5), Akad. nakl. CERM, 2003

Fábera V.: Úvod do hardware počítačů, skriptum ČVUT FD, 2005

Douša J., Jáneš V.: Logické systémy, Praha, skriptum ČVUT, 1998

Pinker, Poupa: Číslicové systémy a jazyk VHDL, BEN, 2006

Katz R. H: Contemporary Logic Design, Benjamin/Cummings Publishing Comp.

Poznámka:
Rozvrh na zimní semestr 2024/2025:
Rozvrh není připraven
Rozvrh na letní semestr 2024/2025:
Rozvrh není připraven
Předmět je součástí následujících studijních plánů:
Platnost dat k 21. 11. 2024
Aktualizace výše uvedených informací naleznete na adrese https://bilakniha.cvut.cz/cs/predmet7422006.html