Logo ČVUT
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2023/2024
UPOZORNĚNÍ: Jsou dostupné studijní plány pro následující akademický rok.

Architektury pro implementaci v reálném čase

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah Jazyk výuky
XP31ART ZK 4 2P+2S česky
Garant předmětu:
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra teorie obvodů
Anotace:

Architektury centrálních procesních jednotek a syntéza datových cest při číslicovém zpracování signálů v reálném čase. Implementační strategie DSP algoritmů, vliv modifikace algoritmů na zpracování signálů v reálném čase. Principy postupného a paralelního zpracování. Implementační alternativy, jednoúčelový hardware a programovatelné signálové procesory. Numerické charakteristiky algoritmů. Architektury signálových procesorů s pevnou a plovoucí řádovou čárkou. Vývojové prostředky pro zpracování signálů v reálném čase. Analýza algoritmů pro zpracování v reálném čase, FFT, číslicová filtrace a speciální algoritmy pro komunikace.

Požadavky:
Osnova přednášek:
Osnova cvičení:
Cíle studia:
Studijní materiály:

Davídek, V.: Implementace algoritmů číslicového zpracování

signálů v reálném čase. Vydavatelství ČVUT, 2004

Dahoun, N.: Digital Signal Processing, Implementation using the TMS320C6000

DSP Platform. Prentice Hall, Inc. Harlow, England, 2000

Kuo, S. M., Lee B. H.: Real-Time Digital Signel Processing,

Implementation, Applications and Experiments with the TMS320C55x, John Wiley & Sons, Chichester, England, 2001.

Poznámka:
Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 18. 4. 2024
Aktualizace výše uvedených informací naleznete na adrese https://bilakniha.cvut.cz/cs/predmet12038904.html