Logo ČVUT
Loading...
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2011/2012

Architecture of Computer Systems

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah Jazyk výuky
XE36APS Z,ZK 5 2+2s
Předmět je náhradou za:
Computer Architecture (E36APS)
Architektury počítačových systémů (X36APS)
Přednášející:
Neurčen (gar.)
Cvičící:
Neurčen (gar.)
Předmět zajišťuje:
katedra počítačů
Anotace:

The course deals with architecture of uniprocessor computers on the level of machine instructions with emphasis to instruction pipelining and memory hierarchy. Students are introduced to main topics from RISC and CISC architectures. Second part of the course describes vector processors and shared-memory multiprocessor systems.

Požadavky:

Course pages available at http://service.felk.cvut.cz/courses/XE36APS after prior password initialization at https://service.felk.cvut.cz/pub/pwd.php.

Osnova přednášek:

1. Computer performance evaluation, quantitative principles of computer architecture

2. Instruction set architecture, RISC and CISC

3. Introduction to pipelining, integer pipeline of RISC

4. Advanced pipelining, hazard resolving, multicycle instructions

5. Superscalar and superpipelined processors, pipelining of complex instructions

6. Dynamic scheduling and dynamic branch prediction, limits of instruction-level parallelism

7. Memory hierarchy - cache

8. Memory hierarchy - main memory

9. Memory hierarchy - virtual memory

10. Data-level parallelism, vector and SIMD architectures

11. Shared memory multiprocessors, coherency and consistency

12. Processor synchronization in shared memory multiprocessors

13. Multiprocessor systems with distributed memory.

14. Perspectives of further development of computer systems

Osnova cvičení:
Cíle studia:
Studijní materiály:

1. Hennesy, J. L., Patterson, D. A.: Computer Organization and Design : The Hardware / Software Interface, Third Edition, Morgan Kaufmann Publishers, 2004

2. Hennesy, J. L., Patterson, D. A.: Computer Architecture : A Quantitative Approach, Third Edition, San Francisco, Morgan Kaufmann Publishers, Inc., 2002

3. Dvořák,V.-Drábek,V: Architektura procesorů. Nakl. VUT v Brně, VUTIUM 1999.

Poznámka:
Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 9. 7. 2012
Aktualizace výše uvedených informací naleznete na adrese http://bilakniha.cvut.cz/cs/predmet11857104.html