Aplikace programovatelných hradlových polí
Kód | Zakončení | Kredity | Rozsah | Jazyk výuky |
---|---|---|---|---|
XD38APH | KZ | 3 | 6s | česky |
- Přednášející:
- Cvičící:
- Předmět zajišťuje:
- katedra měření
- Anotace:
-
Po stručném seznámení s technologií a strukturou programovatelných hradlových polí (FPGA) je výuka zaměřena na získání praktických poznatků o možnostech využití FPGA, o vlastnostech a optimálním využití návrhových prostředků a o implementaci jednoduchých funkčních bloků. Druhá část předmětu je věnována implementaci rozsáhlejšího projektu, v němž je na čipu FPGA realizováno kompletní zařízení (system on the chip). Je možné zvolit nabízené zařízení nebo realizovat řešení vlastní úlohy. Vývojové desky s FPGA a lokálním procesorem jsou k dispozici.
- Požadavky:
- Osnova přednášek:
- Osnova cvičení:
-
1. Úvod do technologie programovatelných hradlových polí.
2. Struktura a funkční bloky vybraných hradlových polí.
3. Základy programování v jazyce AHDL (VHDL, Verilog).
4. Seznámení s návrhovým systémem, implementace inteligentního řadiče displeje.
5. Implementace 1-bitového D/A převodníku s převzorkováním.
6. Samostatná práce. (CD ROM přehrávač, MP3 přehrávač, PCI rozhraní . )
7. Samostatná práce.
8. Samostatná práce.
9. Samostatná práce.
10. Samostatná práce.
11. Samostatná práce.
12. Samostatná práce.
13. Samostatná práce.
14. Hodnocení výsledků, zápočet.
- Cíle studia:
- Studijní materiály:
-
1. www.altera.com
2. www.xilinx.com
3. www.actel.com
4. www.latticesemi.com
- Poznámka:
- Další informace:
- Pro tento předmět se rozvrh nepřipravuje
- Předmět je součástí následujících studijních plánů:
-
- Ekonomika a řízení energetiky- strukturované studium (volitelný předmět odborný)