Logo ČVUT
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2023/2024
UPOZORNĚNÍ: Jsou dostupné studijní plány pro následující akademický rok.

Signálové procesory - číslicové zpracování signálů

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah
A11Y2SP KZ 2 2+0
Garant předmětu:
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra aplikované matematiky
Anotace:

Předmět seznamuje s technickými a programovými prostředky pro číslicové zpracování signálů. Těžiště předmětu spočívá v programování nevýkonnějších digitálních signálových procesorů (DSP) Texas Instruments, řada TMS320C6x.

Požadavky:
Osnova přednášek:

1.Typické algoritmy číslicového zpracování signálů.

2.Porovnání klasických procesorů (Pentium) a signálových procesorů.

3.Architektury DSP s pevnou a plovoucí řádovou čárkou - přehled.

4.Signálový procesor TMS320C6x - VLIW architektura.

5.Starter kit TMS320C6211.

6.TMS320C6x - CPU, paměť, DMA, EMIF, HPI, časovače, porty.

7.TMS320C6x - připojení audio kodeku, A/D a D/A převodníků.

8.TMS320C6x - vývoj SW, C compiler, assembler, linker.

9.TMS320C6x - optimalizace SW.

10.TMS320C6x - implementace FIR filtrů.

11.TMS320C6x - implementace IIR filtrů.

12.TMS320C6x - implementace FFT.

13.TMS320C6x - implementace DCT.

14.TMS320C6x - implementace DTMF (Goertzel).

Osnova cvičení:
Cíle studia:
Studijní materiály:

Dahnoun N.: Digital Signal Processing and Implementation using the TMS320C6000 DSP Platform, Prentice Hall, 2000

http://www.ti.com

Poznámka:
Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 27. 3. 2024
Aktualizace výše uvedených informací naleznete na adrese https://bilakniha.cvut.cz/cs/predmet24390005.html