Logo ČVUT
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2023/2024
UPOZORNĚNÍ: Jsou dostupné studijní plány pro následující akademický rok.

Jednotky počítače

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah Jazyk výuky
BI-JPO Z,ZK 5 2P+2C česky
Garant předmětu:
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra číslicového návrhu
Anotace:

Studenti si prohloubí základní znalosti o jednotkách číslicového počítače získané v povinném předmětu programu BI-SAP, podrobně se seznámí s vnitřní strukturou a organizací jednotek počítačů a procesorů a jejich interakcí s okolím, včetně zrychlování přenosů v aritmeticko-logické jednotce a využití vhodných kódů pro realizaci násobení. Bude podrobně probírána organizace hlavní paměti a dalších vnitřních pamětí (adresovatelných, LIFO, FIFO a CAM), včetně kódů pro detekci a opravu chyb při paralelních i sériových přenosech dat. Seznámí se i s metodikou návrhu řadičů, s principy komunikace procesoru s okolím a architekturou sběrnicového systému. Látka bude prakticky procvičována v laboratoři s pomocí výukového simulátoru mikroprogramovaného procesoru a programovatelných obvodů FPGA.

Požadavky:

Základní znalosti o struktuře a architektuře číslicového počítače, principy návrhu kombinačních a sekvenčních logických obvodů, dvojková aritmetika, princip pamětí.

Osnova přednášek:

1. Funkční jednotky a struktura počítače.

2. Realizace aritmetických operací.

3. Obvody pro aritmetické operace v doplňkovém kódu.

4. Návrh řadiče a řídicích jednotek procesoru.

5. Obvody pro násobení a dělení.

6. Architektury a principy paměťový prvků.

7. Realizace pamětí s různou organizací a přístupem (adresovatelné, LIFO, FIFO, CAM).

8. [2] Zabezpečení pamětí lineárními kódy.

10. Zabezpečení pamětí a sériových datových přenosů cyklickými kódy.

11. V/V jednotky a jejich řízení.

12. Datové cesty, vnější sběrnice, typy a přidělování.

13. Obvody pro operace v pohyblivé řádové čárce.

Osnova cvičení:

1. Číselné soustavy, převody a operace.

2. Reprezentace záporných čísel.

3. Jednoduchý procesor - instrukce, strojový kód, datová část.

4. Jednoduchý procesor - základní cyklus a styk s okolím.

5. Jednoduchý procesor - mikroprogramování.

6. Jednoduchý procesor - předvedení mikroprogramu.

7. Návrh klasického (obvodového) řadiče I.

8. Návrh klasického (obvodového) řadiče II.

9. Lineární kódy.

10. Cyklické kódy.

11. Návrh komponenty procesoru na bázi FPGA.

12. Předvedení navržené komponenty.

13. Rezerva a zápočet.

Cíle studia:

Cílem předmětu je seznámit budoucí počítačové inženýry se způsobem, jak si navrhnout vlastní procesor ke konkrétnímu účelu, jaké jednotky musí procesor a počítač obsahovat, jak spolu komunikují. Tyto znalosti a dovednosti jsou vyučovány metodou praktických experimentů implementovaných v hradlových polích za pomoci simulátorů.

Studijní materiály:

Hennesy, J. L., Patterson, D. A. ''Computer Architecture: A Quantitative Approach (6th Edition)''. Morgan Kaufmann, 2017. ISBN 9780128119051.

Tanenbaum, A. S. ''Structured Computer Organization (6th Edition)''. Prentice Hall, 2013. ISBN 9780132916523.

Stallings, W. ''Computer Organization and Architecture: Designing for Performance (10th Edition)''. Prentice Hall, 2016. ISBN 9780134101613.

Hamacher, C., Vranesic, Z., Zaky, S. ''Computer Organization (5th Edition)''. McGraw-Hill, 2011. ISBN 9781259005275.

Poznámka:

Informace o předmětu a výukové materiály naleznete na https://courses.fit.cvut.cz/BI-JPO/

Na tento předmět navazuje v magisterském studiu předmět Počítačová aritmetika.

Další informace:
https://courses.fit.cvut.cz/BI-JPO/
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 27. 3. 2024
Aktualizace výše uvedených informací naleznete na adrese https://bilakniha.cvut.cz/cs/predmet1122806.html