Logo ČVUT
Loading...
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2011/2012

Computer Structure and Architecture

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah
YE14SAP Z,ZK 5 2+2s
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra elektrických pohonů a trakce
Anotace:

Digital computer units and their structure, function and

hardware implementation: ALU, control unit, memory system,

inputs, outputs, data storage and transfer.

Požadavky:

http://motor.feld.cvut.cz/

course YE14SAP

Osnova přednášek:

1. Computer organization, units and their interface,

2. Logic functions, combinatorial components, gate level design,

3. Sequential components structure, description and implementation

4. Typical computer combinatorial and sequential components (adders, counters,...),

5. Data representation, format, storage and processing,

6. Fixed and floating point arithmetic operation,

7. Arithmetic function implementation,

8. Computer system structure, interrupt system,

9. Instruction set architecture and machine code,

10. Instruction cycle,

11. Instruction, assembly language, machine code,

12. Computer memory system, MMU, virtual memory,

13. Computer peripherals, bus, DMA controller,

14. CISC and RISC type processors,

Osnova cvičení:

1.Logic design CAD tool introduction

2.Combinatorial components design I (gate level)

3.Combinatorial components design II

4.Sequential components realization I

5.Sequential components realization II

6.Mid-term test 1

7.IDE tool introduction

8.Computer system structure, interrupt driven task I

9.Computer system structure, interrupt driven task II

10. ISA - artithmetic operation I

11. ISA - artithmetic operation II

12. Mid-term test 2

13. Assesment

Cíle studia:
Studijní materiály:

1. Course YE14SAP lectures

2. Mano, M.M.- Ciletti, M.D.: Digital Design 4ed, Prentice Hall, 2006.

3. Haskell, R.E.- Hanna, D.M.: Introduction to Digital Design Using Digilent

FPGA Boards, LBE Books, 2009.

4. Harris,D.M.-Harris,S.L.: Digital Design and Computer Architecture, Elsevier, 2007.

5. Microchip: PIC18F87J11 Family Data Sheet, 2009.

Poznámka:
Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 9. 7. 2012
Aktualizace výše uvedených informací naleznete na adrese http://bilakniha.cvut.cz/cs/predmet1365006.html