Logo ČVUT
Loading...
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2011/2012

Fundamentals of Logical Circuits

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah Jazyk výuky
XE32ZCT Z,ZK 5 2+2s
Předmět je náhradou za:
Základy číslicové techniky (X32ZCT)
Přednášející:
Michal Lucki (gar.), Jaroslav Burčík (gar.)
Cvičící:
Michal Lucki (gar.), Jaroslav Burčík (gar.), Petr Hampl
Předmět zajišťuje:
katedra telekomunikační techniky
Anotace:

The aim of the course is to familirize students with the principles of both classical and programmable logic devices and their practical use in the design of digital systems.

Teaching digital circuits will be based on the classical description of logic gate use and a description of the VHDL language. In the context of the seminars, students will work with real logic gates, measure their static and dynamic properties. They will verify the function of digital circuits in the simulator and will implement them in the programmable gate array. The seminar will conclude with a project, in which students will explore the design and testing of a simple digital system using the programmable gate array.

Požadavky:

Basics of electrical circuits and basics of algorithmisation.

Osnova přednášek:

1.Digital circuits, basic concepts, information, number systems, codes

2.Combinational logic circuits - Boolean algebra, logic expressions, truth table, minimization, maps, design of combinational logic

3.VHDL language

4.Transients in combinational logic circuits - delay of signals, hazard states, means of hazard elimination

5.The basic functional blocks - decoder, multiplexer, demultiplexer, priority encoder, digital comparator, adder, subtractor, code converter

6.Asynchronous and Synchronous flip-flops, SR, T, D, JK, transformation of flip-flops, blocking

7.Registers and counters - data registers, shift registers, counters characteristics, asynchronous and synchronous counters, reseting, setting

8.Sequential logic circuits - transient and output functions, various forms of description finite state machine

9.Memory devices - terminology, parameters, serial and parallel memory, internal arrangement, the use of memory in combinational circuits

10.Programmable logic devices (PLD, CPLD)

11.Programmable gate arrays (PGA, FPGA)

12.Microprogram machine, microprocessor system and its use for the implementation of logic functions

13.Design of digital systems

14.Verification of digital systems

Osnova cvičení:

1.Introduction, basic calculations in number systems with various bases, introduction to laboratory tasks

2.Work with basic gates, measurement of static and dynamic characteristics

3.Minimization of logic functions, realization of logic functions with logic gates

4.Introduction to the development enviroment, simulator, VHDL

5.Combinatorial circuit realization - decoder, multiplexor, adder

6.Realization of R-S, D, T, JK Flip-flop circuits

7.Integration of basic blocks

8.Sequencional circuit realization - couters, shift registers

9.Introduction to the development kit and measurement station by solving a practical task

10.Project realization - 1. part, reasult check

11.Project realization - 2. part, reasult check

12.Project realization - 3. part, reasult check

13.Project realization - 4. part, entire project checkup

14.Project report hand in, assesment

Cíle studia:

Cílem předmětu je uvést studenty do problematiky návrhu digitálních systémů. Seznámit s metodikou návrhu těchto systémů. Vzhledem k praktickému zaměření výuky by student měl být schopen po úspěšném dokončení předmětu navrhnout, simulací ověřit a implementovat jednoduché digitální obvody s využitím programovatelných obvodů. Dále pak také ověřit a otestovat vlastní funkci takto navrženého systému.

Studijní materiály:

[1]Brown, S. - Vranesic, Z. Fundamentals of Digital Logic with VHDL Design with CD-ROM. 2 ed., McGraw-Hill, 2004, 939 p., ISBN 07-249938-9

[2]Eugene D. Fabricius, Modern Digital Design and Switching Theory CRC Press; 1 edition (June 23, 1992), 496 pages, ISBN: 0849342120.

Poznámka:

Rozsah výuky : 2p+2l

Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 9. 7. 2012
Aktualizace výše uvedených informací naleznete na adrese http://bilakniha.cvut.cz/cs/predmet11860704.html