Logo ČVUT
Loading...
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2011/2012

Programovatelné obvody 1

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah Jazyk výuky
X31PO1 Z,ZK 4 2+2s česky
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra teorie obvodů
Anotace:

Předmět Programovatelné obvody 1 vysvětluje základy architektury, funkce a použití jednoduchých programovatelných logických součástek. Studenti zde používají a dále rozšiřují znalosti ze základních předmětů výuky číslicových systémů, učí se definovat logickou funkci v jazyku různých návrhových systémů a provádějí samostatné návrhy. Tyto návrhy jsou ověřovány na přípravcích s obvody GAL, ispLSI a Xilinx.

Požadavky:
Osnova přednášek:

1. Úvod, plně zakázkové, polozakázkové, programovatelné IO

2. Postup návrhu, návrhové systémy pro PLD

3. Uživatelem programovatelné logické součástky - PLD, FPGA

4. Architektura a použití obvodů PLD

5. Popis požadované funkce PLD

6. Jazyky HDL. Praktické návrhy funkce a způsoby ověření PLD

7. Architektura a použití obvodů CPLD, obvody LATTICE a ALTERA

8. Architektura CPLD ATMEL, XILINX, praktické návrhy

9. Architektura a použití FPGA, obvody XILINX, praktické návrhy

10. Architektura a použití FPGA, pokročilé obvody XILINX

11. Architektura a použití FPGA, obvody ACTEL

12. Programování součástek, programátory a algoritmy

13. Pouzdření součástek, součástky s velkým množstvím vývodů, s velkou výkonovou ztrátou

14. Nové architektury programovatelných součástek

Osnova cvičení:

1. Úvod, plně zakázkové, polozakázkové a uživatelem programovatelné integrované obvody

2. Použití PLD, postup návrhu, návrhové systémy, popis funkce PLD

3. Fáze návrhu PLD, jednoduché návrhové prostředky pro PLD

4. Individuální práce s návrhovými prostředky pro PLD, složitější nástroje

5. Individuální práce s návrhovými prostředky pro PLD

6. Individuální řešení úloh s návrhovými prostředky pro PLD a CPLD

7. Individuální řešení úloh s návrhovými prostředky pro PLD a CPLD

8. Individuální řešení úloh s návrhovými prostředky pro PLD a CPLD, kontrola funkce

9. Použití FPGA XILINX, seznámení s návrhovým systémem

10. Individuální práce s návrhovými prostředky pro obvody FPGA XILINX

11. Individuální práce s návrhovými prostředky pro obvody FPGA XILINX

12. Individuální práce na aplikaci s obvodem FPGA XILINX

13. Individuální práce na aplikaci s obvodem FPGA XILINX

14. Nové architektury PLD a FPGA

Cíle studia:
Studijní materiály:

1. Laipert, M., Kolář, M., Horčík, Z.: Systémový návrh zakázkových integrovaných obvodů. Praha, Ediční středisko ČVUT, 1992

2. Katalogy součástek AMD, Philips, Lattice, Xilinx, Actel

Poznámka:

Rozsah výuky v kombinované formě studia: 14+4

Typ cvičení: s, c

Předmět je nabízen také v anglické verzi.

Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 9. 7. 2012
Aktualizace výše uvedených informací naleznete na adrese http://bilakniha.cvut.cz/cs/predmet11441204.html