Logo ČVUT
Loading...
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2011/2012

Konstrukce a návrh radiolektronických zařízení

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah
37KN Z,ZK 4 2+2s
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra radioelektroniky
Anotace:

Předmět je určen pro studenty, kteří se chtějí naučit prakticky navrhovat číslicové obvody užívané v komunikačních systémech. Návrh se soustřeďuje na použití programovatelných číslicových obvodů a signálových procesorů. V předmětu se předpokládají základní znalosti číslicové techniky.

Požadavky:
Osnova přednášek:

1. Projekt. radioelektr. zař., návazn. na soust. norem, bezpeč. a EMC požadavky

2. Analog. radioelektr. prvky, práce s katalog. údaji, modely prvků a aplik. dopor.

3. Číslic. IO, procesory, rozdělení, vlast., výběr podle katalog. údajů a aplik. dop.

4. Technologie. Standardy, spoje, nap. obv. a stínění. Tep. vaz. Chlaz. Krit. spolehl.

5. Vývoj radioelekt. subsyst. Metodika návrhu, počít. pod. návrhu, ověření návrhu

6. Obvody analog.-číslic. rozhraní, návrh a konstrukce analog. vstupů a výstupů

7. Obvody pro kmitočt. konverzi a filtraci. Realizace mod./dem. PCM, FSK, PSK

8. Návrh a obvod. realiz. gener. harmon. sig., analog., číslicových a hybridních

9. Obvodová realizace číslicových filtrů v moderních komunikačních přijímačích

10. Realizace číslicových modulátorů/demodulátorů PCM, FSK, PSK, aplikace DSP

11. Propojování ČRZ, standardní sběrnice. Přenosu info. v multiproces. systémech

12. Návrh číslic. obvodu, přizpůsobení, zpoždění, hazardní stavy, metastabilní stavy

13. Zás. návrhu a konstr. číslic. systémů v pásmu nad 50MHz, Bergeronova metoda

14. Diagnostika číslicových soustav, rozhraní JTAG vlastnosti a použití

Osnova cvičení:

1. Úvod

2. Návrh a realizace řadiče synchronním sekvenčním obvodem

3. Návrh rozhodčího globální paměti dvou signálových procesorů

4. Realizace navrženého obvodu z logických rovnic programovatelným obvodem

5. Návrh a realizace číslicového obvodu ze stavového diagramu

6. Návrh binárního generátoru a jeho realizace programovatelným obvodem isPL

7. Návrh kodéru a dekodéru lineárního samoopravného kódu

8. Analýza lineárního osc. cyklického kódu, kodéry a dekodéry s cyklickými kódy

9. Návrh mikroproc. syst., připojení periferií, adres. dekodér, stránk. a přep. pamětí

10. Vytvoření modelu spolehl. navrženého uP systému, výpočet jeho bezporuch.

11. Převodníky A/D, sigma delta, charakteristiky, linearita, šum

12. Měření metastabilních charakteristik číslicového obvodu

13. Realizace DDS systému programovatelným obvodem isPL

14. Simulace číslicového obvodu s ohledem na EMC

Cíle studia:
Studijní materiály:

[1] Podlešák, J., Skalický, P.: Spínací a číslicová technika, Skripta ČVUT, Praha 1994

[2] Podlešák, J., Skalický, P.: Interní učební texty k přednášené látce. Praha 1998

[3] Digital Design Seminar, Texas Instruments, 1998

[4] High Speed Design Techniques, Analog Device, 1996

[5] Johnson, H.W., Graham, M.: High-speed digital design. Prentice Hall, 1993

Poznámka:

Rozsah výuky v kombinované formě studia: 14+4

Charakter cvičení: l, c

Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 9. 7. 2012
Aktualizace výše uvedených informací naleznete na adrese http://bilakniha.cvut.cz/cs/predmet11024604.html