Logo ČVUT
Loading...
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2011/2012

Mikroelektronika

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah Jazyk výuky
34MIK Z,ZK 4 2+2s česky
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra mikroelektroniky
Anotace:

Hlavní směry vývoje polovodičových integrovaných struktur. Základní vlastnosti bipolárních a unipolárních struktur - pásové diagramy, C-U charakteristiky. Seznámení se základními funkčními strukturami a technologiemi integrovaných obvodů. Technologie NMOS a CMOS, topologie logických hradel, návrhová pravidla. Parazitní struktury v IO, Latch-up. Problematika zmenšování rozměrů integrovaných struktur. Základní stavební bloky analogových CMOS integrovaných obvodů. Vlastnosti logických hradel TTL, ECL, NMOS a CMOS. Paměťové struktury. Struktury bipolárních IO, BiCMOS.

Požadavky:
Osnova přednášek:

1. Vývoj a perspektivy mikroelektroniky

2. Integrované obvody a metody jejich návrhu

3. Metody návrhu zákázkových a aplikačně specifických IO

4. Pasivni a aktivni prvky v IO

5. Technologický proces vytváření IO

6. Technologický proces vytváření IO

7. Struktury unipolárních IO

8. Struktury bipolárních IO

9. Struktury IO BiCMOS

10. Návrh topologie IO, návrhová pravidla

11. Logické IO

12. Analogové IO

13. Polovodičové paměti

14. Obvody a systémy VLSI

Osnova cvičení:

1. Úvod do práce v systému UNIX

2. Úvod do návrhového systému CADENCE

3. Knihovny technologií CMOS

4. Simulace analogových IO

5. Vlastnosti invertoru CMOS

6. Vlastnosti přenosového hradla CMOS

7. Vlastnosti logických hradel

8. Simulace číslicových IO

9. Simulace analogově číslicových IO

10. Návrhová pravidla

11. Návrh topologie IO

12. Vstupy/výstupy a napájecí systém čipu

13. Integrita a interference signálů na čipu

14. Zápočet

Cíle studia:
Studijní materiály:

[1] Adamčík, I.: Struktury a technologie mikroelektroniky. Skripta ČVUT, Praha 1992

[2] Pucknell, D., Eshraghian, K.: Basic VLSI Design. Prentice Hall, 1988

[3] Weste, N., Eshraghian, K.: Principles of CMOS VLSI Design. Add.-Wesley, 1992

Poznámka:

Rozsah výuky v kombinované formě studia: 14+4

Typ cvičení: c, p

Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 9. 7. 2012
Aktualizace výše uvedených informací naleznete na adrese http://bilakniha.cvut.cz/cs/predmet11006604.html