Logo ČVUT
Loading...
ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE
STUDIJNÍ PLÁNY
2011/2012

Architektura a použití programovatelných obvodů 1

Předmět není vypsán Nerozvrhuje se
Kód Zakončení Kredity Rozsah
31AP1 Z,ZK 4 2+2s
Přednášející:
Cvičící:
Předmět zajišťuje:
katedra teorie obvodů
Anotace:

Předmět Architektury a použití programovatelných obvodů 1 vysvětluje základy architektury, funkce a použití jednoduchých programovatelných logických součástek. Studenti zde používají a dále rozšiřují znalosti z předmětu Obvodová technika číslicových systémů, učí se definovat logickou funkci v jazyku různých návrhových systémů a provádějí samostatné návrhy. Tyto návrhy jsou ověřovány na přípravcích s obvody GAL a ispLSI.

Požadavky:
Osnova přednášek:

1. Úvod, plně zakázkové, polozakázkové, programovatelné IO

2. Charakterizace, rozdělení, etapy návrhu s programovatelnými IO

3. Uživatelem programovatelné logické součástky - PLD, FPGA

4. Architektura a použití obvodů PLD

5. Popis funkce PLD v jednoduchém návrhovém systému

6. Jazyky HDL, postup návrhu, návrhové systémy

7. Způsoby ověření funkce PLD

8. Architektura a použití komplexních PLD

9. Architektura a použití CPLD ispLSI Lattice

10. Architektura a použití dalších typů CPLD

11. Architektura a použití FPGA, obvody XILINX a Actel

12. Programování součástek, programátory a algoritmy programování

13. Pouzdření součástek s velkým množstvím vývodů

14. Nové architektury programovatelných součástek

Osnova cvičení:

1. Úvod, plně zakázkové, polozakázkové a uživatelem programovatelné integrované obvody

2. Použití PLD, postup návrhu, návrhové systémy, popis funkce PLD

3. Fáze návrhu PLD, jednoduché návrhové prostředky pro PLD

4. Individuální práce s návrhovými prostředky pro PLD, složitější nástroje

5. Individuální práce s návrhovými prostředky pro PLD

6. Profesionální software pro návrhy PLD

7. Individuální řešení úloh s návrhovými prostředky pro PLD

8. Individuální řešení úloh s návrhovými prostředky pro PLD, ověření funkce na naprogramované součástce

9. Individuální řešení úloh s návrhovými prostředky pro PLD, ověření funkce na naprogramované součástce

10. Individuální řešení úloh s návrhovými prostředky pro CPLD

11. Individuální řešení úloh s návrhovými prostředky pro CPLD, ověření funkce na naprogramované součástce

12. Individuální řešení úloh s návrhovými prostředky pro CPLD, ověření funkce na naprogramované součástce

13. Použití FPGA XILINX, seznámení s návrhovým systémem

14. Nové architektury

Cíle studia:
Studijní materiály:

1. Laipert, M. a kol.: Systémový návrh zakázkových integrovaných obvodů. Skripta ČVUT, Praha, 1992

2. Katalogy součástek Lattice, Xilinx, Actel, AMD, Philips

3. Stránky s katalogy a popisy na adrese http://noel.feld.cvut.cz/APO

Poznámka:

Rozsah výuky v kombinované formě studia: 14+4

Typ cvičení: s, c

Tento předmět je nabízen také v anglické verzi.

Další informace:
Pro tento předmět se rozvrh nepřipravuje
Předmět je součástí následujících studijních plánů:
Platnost dat k 9. 7. 2012
Aktualizace výše uvedených informací naleznete na adrese http://bilakniha.cvut.cz/cs/predmet10998504.html